## Memoria Final – Diseño Automático de Sistemas Fiables

MIEMBROS DEL EQUIPO: ALEJANDRO CASTELLANO LAMELA ELSA GORDILLO PEÑAS LAURA GARCÍA CARDEÑA MARÍA MARTÍN-TOLEDANO

### Prácticas

| Práctica 1 – | 2  |
|--------------|----|
| Práctica 2 – | 5  |
| Práctica 3 – | 9  |
| Práctica 4 – | 12 |
| Práctica 5 – |    |

## Práctica 1 –

En está práctica el objetivo es implementar un debouncer. Ya que la entrada externa generada por un botón, al pulsarlo pueda ser interpretada como una sucesión de pulsos.

#### **Debouncer.vhd**

Por ello para evitarlo se utiliza el antirrebote (debouncer), con el fin de transcurrido un tiempo razonable establecido mediante los genéricos del componente. Todo ello se implementará con la ayuda de una máquina de estados.



Cuando el contador llegue al máximo de ciclos establecido por c\_cycles el tiempo razonable se cumplirá. Este contador solo se utiliza en el estado BTN\_PRS y BTN\_UNPRS.

El contador de ciclos lo realizamos de esta forma:

El enable\_count solo se activa cuando esta en los estados de botón pulsado o no pulsado.

#### Simulación del Debouncer.vhd:



Cuando parece que pasa del estado BTN\_UNPRS al PRS está el estado IDLE entre los dos. El contador sería hasta 1.000.000 ciclos (100.000 KHz \* 5ms).

#### Synchronizer.vhd

El fichero synchronizer.vhd no requiere de ninguna modificación se trata de un sincronizador como los explicados en clase. La salida de este (BTN\_sync) es una señal síncrona con el sistema. Sin embargo, dicha salida fluctuará siguiendo los rebotes del pulsador y por tanto debe ser aplicado el circuito antirrebotes.

#### Top\_práctica1.vhd

aplicado el circuito antirrebotes. Contiene los genéricos del sistema. Y unifica todo el sistema para establecer el resultado del LED. Dependiendo a su vez del Toggle\_LED (resultado obtenido del debouncer) y del registro LED. Utilizamos una puerta xor, ya que se necesitaba que el led de salida cambiará de estado cuando Toggle\_LED sea 1. Es decir si Led\_register es uno, cuando el Toggle sea uno la salida sea 0 y lo mismo en el caso de el registro del led cuando sea 0.

# state\_LED <= Toggle\_LED xor LED\_register;



#### Simulación de top práctica1.vhd:



## Práctica 2 –

En está práctica implementaremos la interfaz PDM(Pulse Density Modulation) como almacenarla y después reproducirla. Para ello implementaremos un: Shift Register, un divisor de reloj, un controlador de memoria y un generador de PWM. En esta práctica solo nos centraremos en el registro de desplazamiento y en el generador de reloj.

#### Fsm sclk.vhd:

Para utilizar una señal de reloj derivada debemos implementar un contador para después compararlo con el número de ciclos deseado (periodo que queremos que dure). La máquina de estados tendrá salidas de Moore y otras de Mealy.



#### Contador de ciclos:

```
Contador: PROCESS (clk, rst n)
BEGIN
    if(rst n= '0') then --SeÃtal de reinicio
        CNT <= (others => '0');
        time_elapsed <= '0';
    elsif(rising edge(clk)) then
        if(enable_count = '1')then
           if(CNT < c_half_T_SCLK) then</pre>
                CNT <= CNT + 1;
            else
                time elapsed <= '1';
                CNT <= (others => '0');
            end if;
        else
           CNT <= (others => '0');
           time_elapsed <= '0';
        end if;
    end if;
END PROCESS;
```

#### Simulación de fsm\_sclk.vhd:



#### Shift\_Register.vhd:

El registro de desplazamiento tiene los siguientes puertos (entradas y salidas):



Proceso que funciona como máquina de estados para decidir qué acción realizar.

```
PROCESS (clk, rst_n, S0,S1)BEGIN
        IF rst_n = '0' THEN
            internal_value <= (OTHERS => '0');
        end if;
        IF rising_edge(clk) THEN
              - No hay cambios
             IF s0 = '0' AND s1 = '0' THEN
                internal value <= internal value;
               Rotar a la derecha
            ELSIF S0 = '0' AND S1 = '1' THEN --right
            internal_value <= d_in &internal_value(g_N - 1 downto 1);</pre>
              -- Rotar a la izquierda
            ELSIF S0 = '1' AND S1 = '0' THEN --left
                 internal\_value <= internal\_value (g\_N - 2 \  \, \textbf{downto} \  \, 0) \  \, \& \  \, d\_in;
               Carga paralelo
             ELSIF S0 = '1' AND S1 = '1' THEN
                 internal_value <= D;
            END IF:
```

#### Diseño del componente:



#### Tabla de la selección de acción:

| S0 | S1 | Acción                   |
|----|----|--------------------------|
| 0  | 0  | Sin cambios              |
| 0  | 1  | Rotar hacia la derecha   |
| 1  | 0  | Rotar hacia la izquierda |
| 1  | 1  | Carga paralelo           |
|    |    |                          |

#### Simulación de Shift\_register.vhd:



## Práctica 3 –

En esta práctica se aplicará simulación avanzada, es decir, realizaremos lectura y escritura de archivos de texto, utilizaremos test automáticos y verificación de los resultados.

Se utilizará el fichero de texto inputs.csv para generar las entradas y salidas esperadas en el sistema de la práctica 1 y el fichero outputs.csv para escribir los resultados. En el testbench se implementarán dos procesos, uno para leer y escribir los valores de salida y otro para generar el reloj.

Primero declaramos los diferentes elementos para leer el fichero inputs.csv y para el fichero donde escribiremos los resultados. Y también crearemos las variables donde guardaremos las entradas y salidas del componente a comprobar.

```
clk <= not clk after clk period/2;
proc sequencer: process
-- Process to read the data

file text_file: text open read_mode is "inputs.csv";
variable text_line: line; -- Current line
variable ok: boolean; -- Saves the status of the operation of reading

--File para el fichero output
file file_output: text;
variable file_line: line;

variable char: character; -- Read each character of the line(used when using comments)
variable delay: time; -- Saves the desired delay time

variable BTNCVar: std_logic;
variable LEDVar: std_logic;
variable LEDVar: std_logic;
```

Declaramos la ubicación donde estará el fichero de salida de resultados, en el caso de que no exista se creará uno en esa ubicación. Y a continuación leeremos los datos de input.csv y los guardaremos en las variables de entrada del componente a simular.

#### begin

```
file open(file output, "C:\Users\jfgor\Vivado\Práctical vhdl VIVADO\outputs.csv", write mode);
write(file_line, string'("Simulation of top_practical.vhd"));
writeline (file output, file line);
while not endfile(text_file) loop
    readline(text_file, text_line);
      Skip empty lines and commented lines
   if text line.all'length = 0 or text line.all(1) = '#' then
    end if;
     - Read the delay time
    read(text_line, delay, ok);
    assert ok
       report "Read 'delay' failed for line: " & text line.all
       severity failure;
    -- Read first operand (rst_n)
    read(text_line, rst_nVar, ok);
    assert ok
       report "Read 'rst n' failed for line: " & text line.all
       severity failure;
    rst_n<= rst_nVar;
     - Read the second operand (BTNC)
   rst n<= rst nVar;
    - Read the second operand (BTNC)
   read(text_line, BTNCVar, ok);
   assert ok
      report "Read 'BTNC' failed for line: " & text line.all
       severity failure;
   BTNC <= BTNCVar;
   -- Read the third operand (LED)
   read(text line, LEDVar, ok);
       report "Read 'LED' failed for line: " & text_line.all
       severity failure;
```

Después se escribirán los datos sacados de inputs.csv y los escribiremos en outputs.csv.

```
writeline(file_output, file_line);
write(file_line, string'(" Time: "));
write(file_line, delay);
write(file_line, string'("; rst_n: "));
write(file_line, rst_n);
write(file_line, string'("; BTNC: "));
write(file_line, BTNC);
write(file_line, string'("; LED: "));
write(file_line, LED);
write(file_line, string'(";"));
writeline(file_output, file_line);
```

Por último, comprobaremos si la salida del componente simulado es igual a la salida esperada en inputs.csv. Si no coinciden se escribirá con el mensaje error con la razón y diferencia de los valores de LED.

```
if LED = LEDVar then
    writeline(file_output, file_line);
    write(file_line, string'("Correct value of LED: "));
    write(file_line, LED);
    write(file_line, string'(";"));
    writeline(file_output, file_line);

else
    writeline(file_output, file_line);
    write(file_line, string'("ERROR: expected LED to be "));
    write(file_line, LEDVar);
    write(file_line, string'(" actual value "));
    write(file_line, LED);
    write(file_line, string'(";"));

writeline(file_output, file_line);
```

#### Saldría de esta forma en outputs.csv:

| Simulation of | top_praction | a1.vhd         |        | Time: 10000                                | rst_n: 1    | BTNC: 0 | LED:           | 0                       | Time: 10000   | rst_n: 1    | BTNC: 0        | LED: 1 |
|---------------|--------------|----------------|--------|--------------------------------------------|-------------|---------|----------------|-------------------------|---------------|-------------|----------------|--------|
| Time: 10 ns   | rst_n: 0     | BTNC: 0        | LED: 0 | ERROR: expected LED to be 1 actual value 0 |             |         |                |                         | ERROR: expe   | cted LED to | be 0 actual va | alue 1 |
| Correct value | of LED: 0    |                |        | -                                          |             |         |                |                         |               |             |                |        |
|               |              |                |        | Time: 50000                                | rst_n: 1    | BTNC: 1 | LED:           | 1                       | Time: 10 ns   | rst_n: 0    | BTNC: 1        | LED: 0 |
| Time: 10 ns   | rst_n: 1     | BTNC: 0        | LED: 0 |                                            |             |         |                |                         |               |             |                |        |
|               |              |                |        | Correct value                              |             |         |                | Correct value of LED: 0 |               |             |                |        |
| Correct value | of LED: 0    |                |        | -                                          |             |         |                |                         |               |             |                |        |
| Time: 10000   | rst_n: 1     | BTNC: 1        | LED: 0 | Time: 10 ns                                | rst_n: 1    | BTNC: 0 | BTNC: 0 LED: 1 |                         | Time: 10 ns   | rst_n: 0    | BTNC: 1        | LED: 0 |
| ERROR: expe   | cted LED to  | be 1 actual va | alue 0 | Correct value                              | of LED: 1   |         |                |                         |               |             |                |        |
|               |              |                |        |                                            |             |         |                |                         | Correct value | of LED: 0   |                |        |
|               |              |                |        | Time: 10 ns                                | rst_n: 0    | BTNC    | TNC: 1 LED     |                         | ): 0          |             |                |        |
|               |              |                |        | Correct valu                               | e of LED: 0 | )       |                |                         |               |             |                |        |
|               |              |                |        |                                            |             |         |                |                         |               |             |                |        |
|               |              |                |        | Time: 10 ns                                | ret n: 0    | BTNC    | 1              | LED                     | )· O          |             |                |        |

Correct value of LED: 0

Finished simulation of top\_practica1.vhd

## Práctica 4 –

En esta práctica, tuvimos que descargar Vitis 2022 para poder realizarla, y se estuvo siguiendo el tutorial que se nos proporcionó en el campus. De esta forma, realizamos todos los pasos hasta llegar al punto 6, de tal forma que la práctica quedó así:

#### Vivado:



#### Vitis:



Al no disponer de una placa Hardware, no hemos podido realizar el paso 7, pero estamos dispuestos a hacerlo en la defensa si se pudiera.

## Práctica 5 –

En esta práctica se implementará un filtro digital. EN este caso será un filtro FIR que solo consta de sumas y multiplicaciones. Utilizaremos pipeline añadiendo varios registros para reducir el camino crítico, pero provocando un aumento de la latencia, la frecuencia y levemente el área.



Primero declaramos todos los registros intermedios:

```
-y(n) = B1x(n) + B2x(n-1) + B3x(n-2) + B4x(n-3)
      signal B1x_reg:signed (15 downto 0);
      signal B2x_reg:signed (15 downto 0);
      signal B3x reg:signed (15 downto 0);
      signal B4x_reg:signed (15 downto 0);
      signal Blx:signed (15 downto 0);
     signal B2x:signed (15 downto 0);
signal B3x:signed (15 downto 0);
      signal B4x:signed (15 downto 0);
        Suma -> ancho bits es N+1 = 17+1 = 18
      signal suma: signed (17 downto 0);
      signal xn_0:signed (7 downto 0);
     signal xn_1:signed (7 downto 0);
signal xn_2:signed (7 downto 0);
      signal xn_3:signed (7 downto 0);
6
7
     --Crear registro para betas
   signal B1:signed (7 downto 0);
8
9 | signal B2:signed (7 downto 0);
  | signal B3:signed (7 downto 0);
  signal B4:signed (7 downto 0);
```

Después en un proceso registraremos los diferentes valores de x durante los diferentes ciclos.

```
pegin
--Registros para x(n), x(n-1), x(n-2), x(n-3)
RegistersX:PROCESS (clk,rst)BEGIN
         if(rst= '0')then
             xn 0<=(others=>'0');
             xn 1<=(others=>'0');
             xn 2<=(others=>'0');
             xn 3<=(others=>'0');
         elsif rising edge(clk)then
             --x(n)
             xn 0<=signed(i data);</pre>
             --x(n-1)
             xn 1 \le xn 0;
             --x(n-2)
             xn 2 <= xn 1;
             --x(n-3)
             xn 3 <= xn 2;
         end if;
 end process;
```

Registramos también los valores de beta1, beta2, beta3 y beta4.

```
end process;
-- Registros para beta1,2,3,4
RegistersBeta: PROCESS (clk, rst) BEGIN
       if(rst= '0')then
           B1<= (others=>'0');
           B2<= (others=>'0');
           B3<= (others=>'0');
           B4<=(others=>'0');
       elsif rising edge(clk) then
            --beta1
           B1<=signed(beta1);
           --beta2
           B2<=signed(beta2);
           --beta3
           B3<=signed(beta3);
           --beta4
           B4<=signed(beta4);
       end if;
end process;
```

También registramos los valores de las cuatro multiplicaciones.

```
if(rst= '0') then
B1x_reg<=(others=>'0');
B2x_reg<=(others=>'0');
B3x_reg<=(others=>'0');
B4x_reg<=(others=>'0');
B4x_reg<=(others=>'0');
B4x_reg<=(others=>'0');
B1x_reg<=B1x;
B2x_reg<=B1x;
B2x_reg<=B2x;
B3x_reg<=B3x;
B4x_reg<=B4x;
end if;
end process;</pre>
```

Se realizan las multiplicaciones cada vez que alguno de los valores de los registros de betas o x cambien.

Por otro lado, se hará la suma cada vez que alguno de los registros de multiplicaciones cambie.

```
--beta1*x[n] + beta2*x[n-1] + beta3*x[n-2] + beta4*x[n-3]
Sumando:process(B1x_reg,B2x_reg,B3x_reg,B4x_reg)BEGIN

suma<= resize(B1x_reg + B2x_reg,suma'length) + resize(B3x_reg + B4x_reg,suma'length);
end process;
```

Y por último se actualizará el valor de salida (o\_data).

```
end process,
--register out
Salida:process(clk,rst,i_data,beta1,beta2,beta3,beta4)BEGIN
    if(rst= '0')then
        o_data <= (others=> '0');
    elsif(rising_edge(clk))then

        o_data <= std_logic_vector(resize(suma, o_data'length));
        end if;
end process;</pre>
```

#### Simulación del filtro:



#### Quedando el diseño de esta forma:

